Toshiba разрабатывает 64-ядерную SoC для встраиваемых решений
Компания Toshiba недавно объявила, что ведёт разработку низкомощной многоядерной системы-на-чипе, предназначенной для узкоспециализированных встраиваемых систем, вроде автомобильных систем и потребительской электроники.
Новая SoC будет включать 64 ядра, что в 8 раз больше, чем в микросхеме, выпущенной в 2008 году, и в 14 раз быстрее.
С площадью ядра, равной 209,3 мм2, два 32-ядерных кластера объединены с динамически реконфигурируемыми процессорами, аппаратными ускорителями, двухканальным контроллером памяти DDR3 и прочей периферией. Ядра процессора в каждом кластере разделяют 2 МБ кэша второго уровня, соединенного посредством древовидной сети-на-чипе (NoC).
При этом, процессор не будет сверхтехнологичным, поскольку будет изготавливаться по 40 нм нормам, а частота его работы составит лишь 333 МГц.
Хорошая масштабируемость и низкое энергопотребление системы является гарантией успешного её применения в параллельных медиа вычислениях.